閱讀屋>考試> 計算機四級嵌入式系統開發工程師考試複習知識點歸納

計算機四級嵌入式系統開發工程師考試複習知識點歸納

計算機四級嵌入式系統開發工程師考試複習知識點歸納

  1、匯流排電路及訊號驅動

  (1)匯流排是各種訊號線的集合,是嵌入式系統中各部件之間傳送資料、地址和控制資訊的公共通路。在同一時刻,每條通路線路上能夠傳輸一位二進位制訊號。按照匯流排所傳送的資訊型別,可以分為:資料匯流排(DB)、地址匯流排(AB)和控制匯流排(CB)。

  (2)匯流排的主要引數:

  匯流排頻寬:一定時間內總線上可以傳送的資料量,一般用MByte/s表示。匯流排寬度:匯流排能同時傳送的資料位數(bit),即人們常說的32位、

  64位等匯流排寬度的概念,也叫匯流排位寬。匯流排的位寬越寬,匯流排每秒資料傳輸率越大,也就是匯流排頻寬越寬。

  匯流排頻率:工作時鐘頻率以MHz為單位,工作頻率越高,則匯流排工作速度越快,也即匯流排頻寬越寬。

  匯流排頻寬=匯流排位寬×匯流排頻率/8,單位是MBps。

  常用匯流排:ISA匯流排、PCI匯流排、IIC匯流排、SPI匯流排、PC104匯流排和CAN匯流排等。

  (3)只有具有三態輸出的裝置才能夠連線到資料匯流排上,常用的三態門為輸出緩衝器。

  (4)當總線上所接的負載超過匯流排的負載能力時,必須在匯流排和負載之間加接緩衝器或驅動器,最常用的是三態緩衝器,其作用是驅動和隔離。

  (5)採用匯流排複用技術可以實現資料匯流排和地址匯流排的共用。但會帶來兩個問題:

  A、需要增加外部電路對匯流排訊號進行復用解耦,例如:地址鎖存器。

  B、匯流排速度相對非複用匯流排系統低。

  (6)兩類匯流排通訊協議:同步方式、非同步方式。

  (7)對匯流排仲裁問題的解決是以優先順序(優先權)的概念為基礎。

  2、電平轉換電路

  (1)數字積體電路可以分為兩大類:雙極型積體電路(TTL)、金氧半導體(MOS)。

  (2)CMOS電路由於其靜態功耗極低,工作速度較高,抗干擾能力較強,被廣泛使用。

  (3)解決TTL與CMOS電路介面困難的辦法是在TTL電路輸出端與電源之間接一上拉電阻R,上拉電阻R的取值由TTL的高電平輸出漏電流IOH來決定,不同系列的TTL應選用不同的R值。

  3、可程式設計邏輯器件基礎

  這方面的內容,從總體上有個概念性的認識應該就可以了。

  4、嵌入式系統中資訊表示與運算基礎

  (1)進位計數制與轉換:這樣比較簡單,也應該掌握怎麼樣進行換算,有出題的可能。

  (2)計算機中數的表示:原始碼、反碼與補碼。

  正數的反碼與原始碼相同,負數的反碼為該數的原始碼除符號位外按位取反。

  正數的.補碼與原始碼相同,負數的補碼為該數的反碼加一。

  例如-98的原始碼:11100010B反碼:10011101B補碼:10011110B

  (3)定點表示法:數的小數點的位置人為約定固定不變。

  浮點表示法:數的小數點位置是浮動的,它由尾數部分和階數部分組成。

  任意一個二進位制N總可以寫成:N=2P×S。S為尾數,P為階數。(4)漢字表示法,搞清楚GB2318-80中國標碼和機內碼的變換。

  (5)語音編碼中波形量化引數(可能會出簡單的計算題目哦)取樣頻率:一秒內取樣的次數,反映了取樣點之間的間隔大小。

  人耳的聽覺上限是20kHz,因此40kHz以上的取樣頻率足以使人滿意。

  CD唱片採用的取樣頻率是44.1kHz。

  測量精度:樣本的量化等級,目前標準取樣量級有8位和16位兩種。聲道數:單聲道和立體聲雙道。立體聲需要兩倍的儲存空間。

【計算機四級嵌入式系統開發工程師考試複習知識點歸納】相關文章: