閱讀屋>筆試> 華為(海思半導體)ASIC筆試題

華為(海思半導體)ASIC筆試題

華為(海思半導體)ASIC筆試題

1。積體電路設計前端流程及工具。

2。FpGA和ASIC的'概念,他們的區別

3。LATCH和DFF的概念和區別

4。用DFF實現二分頻。

5。用VERILOG或VHDL寫一段程式碼,實現消除一個glitch

6。給一個表示式f=xxxx+xxxx+xxxxx+xxxx用最少數量的與非門實現(實際上就是化簡)

7。用VERILOG或VHDL寫一段程式碼,實現10進位制計數器。

8。給出一個門級的圖,又給了各個門的傳輸延時,問關鍵路徑是什麼,還問給出輸入,使得輸出依賴於關鍵路徑。

9。A,B,C,D,E進行投票,多數服從少數,輸出是F(也就是如果A,B,C,D,E中1的個數比0多,那麼F輸出為1,否則F為0),用與非門實現,輸入數目沒有限制

【華為(海思半導體)ASIC筆試題】相關文章: