閱讀屋>電子技術/半導體/積體電路> 數位電子技術基礎學習筆記

數位電子技術基礎學習筆記

數位電子技術基礎學習筆記

  數位電子技術基礎學習筆記

  一、 正邏輯與負邏輯

  ◆ 正邏輯

  閘電路的輸入、輸出電壓的高電平定義為邏輯“1”,低電平定義為邏輯“0”。

  ◆ 負邏輯

  閘電路的輸入、輸出電壓的低電平定義為邏輯“1”,高電平定義為邏輯“0”。

  同一個邏輯閘電路,在正邏輯定義下如實現與門功能,在負邏輯定義下則實現或門功能。數字系統設計中,不是採用正邏輯就是採用負邏輯,而不能混合使用。

  二、積體電路

  由於積體電路體積小、重量輕、可靠性好,因而在大多數領域裡迅速取代了分立器件組成的數位電路。在數字積體電路發展的歷史過程中,首先得到推廣應用的是雙極型的TTL電路。

  然而,TTL電路存在著一個嚴重的缺點就是功耗比較大。所以用TTL電路只能做成小規模積體電路(Small Scale Integration,簡稱SSI,其中僅包含10個以內的閘電路)和中規模積體電路(Medium Scale Integration,簡稱MSI,其中包含10~100個閘電路),而無法制作成大規模積體電路(Large Scale Integration,簡稱LSI,其中包含1000~10000個閘電路)和超大規模積體電路(Very Large Scale Integration,簡稱VLSI,其中包含10000個以上的閘電路)。CMOS積體電路最突出的優點在於功耗極低,所以非常適合於製作大規模積體電路。隨著CMOS製作工藝的不斷進步,無論在工作速度還是在驅動能力上,CMOS電路都已不比TTL電路遜色。因此,CMOS電路便逐漸取代了TTL電路而成為當前數字積體電路的主流產品。

  三、CMOS電路的正確使用

  1、輸入電路的靜電防護

  雖然在CMOS電路的輸入端已經設定了保護電路,但由於保護二極體和限流電阻的幾何尺寸有限,它們所能承受的靜電電壓和脈衝功率有一定的限度。

  由於各種原因產生的靜電電壓有時可高達數千伏,若將這個靜電電壓加到CMOS電路的輸入端,將足以將電路損壞。為防止由靜電電壓造成的損壞,應注意以下幾點:

  ① 在儲存和運輸CMOS器件時不要使用易產生靜電高壓的化工材料和化纖織物包裝,最好採用金屬遮蔽層做包裝材料。

  ② 組裝、除錯時,應使電烙鐵和其他工具、儀表、工作臺檯面等良好接地。操作人員的'服裝和手套等應選用無靜電的原料製作。

  ③ 不用的輸入端不應懸空。

  2、輸入電路的過流保護

  由於輸入保護電路中的鉗位二極體電流容量有限,一般為1mA,所以在可能出現較大輸入電流的場合必須採取以下保護措施:

  ① 輸入端接低內阻訊號源時,應在輸入端與訊號源之間串進保護電阻,保證輸入保護電路中的二極體導通時電流不超過1mA。

  ② 輸入端接有大電容時,亦應在輸入端與電容之間接入保護電阻。

  ③ 輸入端接長線時,應在閘電路的輸入端接入保護電阻。

  四、CMOS數字積體電路的各種系列

  4000系列、HC/HCT系列、AHC/AHCT系列、VHC/VHCT系列、LVC系列、ALVC系列等。

  五、TTL閘電路

  1、TTL閘電路採用雙極型三極體作為開關器件。一個獨立的雙極型三極體由管芯、三個引出電極和外殼組成。三個電機分別稱為基極(base)、集電極(collector)和發射極(emitter)。分NPN和PNP型兩種,因為在工作時有電子和空穴兩種載流子參與導電過程,故稱這類三極體為雙極型三極體(Bipolar Junction Transistor,簡稱BJT)。

  反相器是TTL整合閘電路中電路結構最簡單的一種,這種型別電路的輸入端和輸出端均為三極體結構,所以稱為三極體-三極體邏輯電路(Transistor-Transistor Logic),簡稱TTL電路。和CMOS電路中的OD輸出結構閘電路類似,在TTL電路中也有一種集電極開路(Open Collector)輸出結構的閘電路。

  2、TTL數字積體電路的各種系列

  TI公司最初生產的TTL電路取名為SN54/74系列,我們稱它為TTL基本系列。後又相繼生產了74H、74L、74S、74LS、74AS、74ALS、74F等改進系列。

【數位電子技術基礎學習筆記】相關文章: